SystemVerilog 로 작성된 라이브러리

opentitan

OpenTitan: 오픈 소스 실리콘 신뢰 루트.
  • 1.9k
  • Apache License 2.0

cva6

CORE-V CVA6는 Linux 부팅이 가능한 애플리케이션 클래스 6단계 RISC-V CPU입니다.
  • 1.8k
  • GNU General Public License v3.0

ibex

Ibex는 이전에 zero-riscy로 알려진 작은 32비트 RISC-V CPU 코어입니다.
  • 1.0k
  • Apache License 2.0

MinecraftHDL

Minecraft 레드스톤 회로를 위한 Verilog 합성 흐름.
  • 987

hdmi

FPGA에서 HDMI를 통해 비디오/오디오를 보냅니다.
  • 886
  • GNU General Public License v3.0

rsd

RSD: RISC-V 비순차 수퍼스칼라 프로세서.
  • 802
  • Apache License 2.0

swerv_eh1

Western Digital의 RISC-V SweRV 코어 디렉토리입니다.
  • 784
  • Apache License 2.0

cv32e40p

CV32E40P는 PULP-Platform의 RI5CY를 기반으로 하는 순차 4단 RISC-V RV32IMFCXpulp CPU입니다.
  • 739
  • GNU General Public License v3.0

axi

고성능 온칩 통신을 위한 AXI SystemVerilog 합성 가능 IP 모듈 및 검증 인프라.
  • 737
  • GNU General Public License v3.0

Cores-VeeR-EH1

VeeR EH1 코어.
  • 704
  • Apache License 2.0

scr1

SCR1은 Verilog의 고품질 오픈 소스 RISC-V MCU 코어입니다.
  • 672
  • GNU General Public License v3.0

lowrisc-chip

lowRISC 프로젝트 및 FPGA 데모용 루트 저장소..
  • 554
  • GNU General Public License v3.0

pcileech-fpga

PCILeech DMA(Direct Memory Access) 공격 소프트웨어와 함께 사용되는 FPGA 모듈.
  • 426

projf-explore

프로젝트 F는 구축할 수 있는 흥미로운 오픈 소스 설계로 FPGA에 생명을 불어넣습니다.
  • 423
  • MIT

black-parrot

전 세계를 위한 Linux 지원 RISC-V 멀티코어.
  • 423
  • BSD 3-clause "New" or "Revised"

VeriGPU

RISC-V ISA를 느슨하게 기반으로 하는 Verilog의 OpenSource GPU.
  • 389
  • MIT

pulpissimo

PULPissimo 플랫폼의 최상위 프로젝트입니다. PULP SoC 도메인이 있지만 클러스터가 없는 PULPissimo 오픈 소스 시스템을 인스턴스화합니다.
  • 305
  • GNU General Public License v3.0

cvfpu

표준 RISC-V 형식 및 연산은 물론 초정밀 형식을 지원하는 파라메트릭 부동 소수점 장치..
  • 288
  • Apache License 2.0

snitch

간결하지만 비열한 RISC-V 시스템! (펄프 플랫폼 기준).
  • 203
  • Apache License 2.0

Cores-VeeR-EL2

VeeR EL2 코어.
  • 182
  • Apache License 2.0

Coyote

운영 체제 추상화와 다양한 공유 네트워킹(RDMA, TCP/IP) 및 메모리 서비스를 공통의 최신 이기종 플랫폼에 제공하는 프레임워크입니다. (fpgasystems 제공).
  • 124
  • MIT

eurorack-pmod

오픈 소스 도구로 FPGA 기반 오디오 합성을 시작하기 위한 하드웨어 및 게이트웨어..
  • 113
  • GNU General Public License v3.0

riscv-simple-sv

교육을 위한 간단한 RISC V 코어.
  • 110
  • BSD 3-clause "New" or "Revised"

ravenoc

RaveNoC는 MPSoC 및 다양한 MP 애플리케이션에 적합한 구성 가능한 HDL NoC(Network-On-Chip)입니다.
  • 95
  • MIT

wav-lpddr-hw

Wavious DDR(WDDR) 물리 인터페이스(PHY) 하드웨어.
  • 79
  • Apache License 2.0

fpga-tamagotchi

아날로그 포켓 및 MiSTer용 Tamagotchi P1.
  • 73
  • MIT

analogue-pocket-utils

openFPGA 및 Analogue Pocket 개발 방법에 대한 IP 및 정보 수집.
  • 71
  • MIT

BrianHG-DDR3-Controller

DDR3 컨트롤러 v1.60, 16개의 읽기/쓰기 포트, 구성 가능한 너비, 우선 순위, 각 포트의 자동 버스트 크기 및 캐시. 알파 혼합 레이어가 있는 VGA/HDMI 다중 창 비디오 컨트롤러. 문서 및 TB 포함..
  • 50

davos

분산 가속기 OS.
  • 49

S32X_MiSTer

MiSTer용 Sega 32X 구현.
  • 44